"FLIP FLOP JK"

<

El JK es un tipo de flip flop sincronico con dos lineas de entrada de datos (J y K), una entrada de reloj (CLK), dos entradas sincronicas (Preset y Clear) y dos salidas complementarias (Q�y Q) las entradas J y K se pueden manipular para prodcuir cualquier coudicion de salidad predecible, el J,K puede tambien operar como To D y es el mas popular de todos los dispositivos bientables. Flip flop J K, se utiliza ampliamente en registros de almacenamiento, registros de desplazamiento, contadores de pulsos, divisores de frecuencia, y otras aplicaciones secuenciales, una de las principales razones de su popularidad radica en que puede adaptarse finalmente para operar tambien como flip flop tipo T o D.


*El dispositivo se obtiene a partir de un flip flop tipo R-5 Maestro-Esclavo acoplando, mediante compuertas A y B, la salida Q a la entrada S y la salida Q�a la entrada R. Las entradas libres de las compuertas de acoplamiento se convierten en las lineas de datos J, K de flip flop.

La principal aplicacion del modo asincronico es inicializar las salidas del flip flop en un estado conocido la operacion sincronica se utiliza, tambien para cargar registros y contadores con cantidades especificas antes de comenzar una nueva operacion. El flip flop J, K configurado como toggle (conmutar), ademas de la division de frecuencia, se puede tambien utilizar en otras aplicaciones, por ejemplo, para memorizar alternativamente la accion de ON/OFF de un pulsador : cada vez que se acciona el interruptor, la carga controlada por el mismo (un motor, una lampara etc) se energiza o se desenergiza.

.

"CIRCUITOS INTEGRADOS FLIP FLOP J, K"

Existen varios circuitos integrados TTL y CMOS que incorporan en una misma capsula , dos o mas flip flops los siguientes son algunos ejemplos:
*7473, 74673, 741573. Todos incorporan, en una misms capsula de 14 pines, dos flip flops J, K independientes con clear y salidas complementarias. La linea clear es activa en bajo y la transferencia de informacion se realiza con los flancos de bajada de la se�al del reloj, la tension de alimentacion se realiza entre los pines 4(Vcc) y 11(GND). Los dispositivos de la series 74 y 74LS operan a 5V y los de las series 40 y 74C con tensiones entrev 3V y 15V.

Siguiente